免费成人a片在线观看|成人在线资源AV|A毛片簧片免费观看|毛片电影一区国横精品|亚洲av婷婷成人免费的AV|国产免费无码淫片A级中文A看|免费看日韩成人无码片|av露出勾引网站在线观看|久久国产乱子伦精品免费女互動交流|黄片毛片A片人人看人人玩

當(dāng)前位置: 首頁(yè) ? 資訊 ? 熱點(diǎn) ? 正文

Chiplet,拯救國(guó)產(chǎn)「芯」命門

作者:王藝可 來(lái)源: 微信公眾號(hào):芯潮IC 146901/05

中國(guó)集成電路產(chǎn)業(yè)“彎道超車”的*機(jī)遇是什么?很多人會(huì)想到最近爆火的一個(gè)概念——Chiplet。中航證券研報(bào)指出,Chiplet發(fā)展涉及整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈,將影響到從EDA廠商、晶圓制造和封裝公司、芯粒IP供應(yīng)商、Chiplet產(chǎn)品及系統(tǒng)設(shè)計(jì)公

標(biāo)簽: 半導(dǎo)體 Chiplet 國(guó)產(chǎn)設(shè)計(jì)

中國(guó)集成電路產(chǎn)業(yè)“彎道超車”的*機(jī)遇是什么?很多人會(huì)想到最近爆火的一個(gè)概念——Chiplet。

中航證券研報(bào)指出,Chiplet發(fā)展涉及整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈,將影響到從EDA廠商、晶圓制造和封裝公司、芯粒IP供應(yīng)商、Chiplet產(chǎn)品及系統(tǒng)設(shè)計(jì)公司到Fabless設(shè)計(jì)廠商的產(chǎn)業(yè)鏈各個(gè)環(huán)節(jié)的參與者。Chiplet是新藍(lán)海,是國(guó)產(chǎn)設(shè)計(jì)大機(jī)遇。

在二級(jí)市場(chǎng),Chiplet成為二級(jí)市場(chǎng)最熱門的題材之一。就在11月底,受半導(dǎo)體產(chǎn)業(yè)鏈Chiplet發(fā)展空間廣闊消息影響,A股Chiplet概念股持續(xù)拉升。在這之后,中京電子(002579.SZ)漲停,文一科技(600520.SH)、通富微電(002156.SZ)、富滿微(300671.SZ)、大港股份(002077.SZ)、華潤(rùn)微(688396.SH)等股拉升跟漲。

在外界狂熱追捧Chiplet的時(shí)候,Chiplet的真正價(jià)值便會(huì)被無(wú)限放大,行業(yè)發(fā)展預(yù)期被一個(gè)美麗的泡沫籠罩。對(duì)中國(guó)芯片產(chǎn)業(yè)來(lái)說(shuō),Chiplet究竟能夠改變什么?是否能夠加快國(guó)產(chǎn)替代的進(jìn)程?

摩爾定律“拯救者”

在摩爾定律趨緩下,Chiplet(芯粒)模式成為了半導(dǎo)體工藝發(fā)展方向之一。那么,Chiplet為何有如此大的魔力?

所謂Chiplet,通常被翻譯為“粒芯”或“小芯片”,單從字面意義上可以理解為“粒度更小的芯片”。它是一種在先進(jìn)制程下提升芯片的集成度,在不改變制程的前提下提升算力,并保證芯片制造良品率的一種手段。

想弄明白Chiplet,需要先了解SoC架構(gòu)的問(wèn)題。SoC(系統(tǒng)級(jí)單芯片)是將多個(gè)負(fù)責(zé)不同類型計(jì)算任務(wù)的計(jì)算單元,通過(guò)光刻的形式制作到同一片晶圓上。隨著處理器的核越來(lái)越多,芯片復(fù)雜度增加、設(shè)計(jì)周期越來(lái)越長(zhǎng),成本大大增加,SoC芯片驗(yàn)證的時(shí)間、成本也在急劇增加,大芯片快要接近制造瓶頸。

特別是一些高端處理芯片、大芯片,當(dāng)前集成電路工藝已經(jīng)受到很大挑戰(zhàn),物理、化學(xué)很多方面都達(dá)到了極限,單純靠傳統(tǒng)的SoC這條路很難繼續(xù)走下去。以7nm工藝節(jié)點(diǎn)為例,如果想在每平方毫米要做1億晶體管,這個(gè)難度就相當(dāng)于在一個(gè)小小的在指甲蓋上造一座大規(guī)模的城市。

當(dāng)SoC遭遇了瓶頸后,產(chǎn)業(yè)各界便開(kāi)始從系統(tǒng)層面尋找解決方案。在Chiplet之前,大家曾嘗試過(guò)各種方式——2011年初,英特爾推出了一種基于FinFET(鰭式場(chǎng)效應(yīng)晶體管)的商用芯片,將其使用在22nm節(jié)點(diǎn)的工藝上;直到如今GAAFET技術(shù)、MBCFET技術(shù)也相繼問(wèn)世……

這些技術(shù)只是通過(guò)改結(jié)構(gòu)而達(dá)到縮微的目的,卻讓芯片生產(chǎn)中出現(xiàn)地工藝誤差和加工缺陷越來(lái)越嚴(yán)重。于是,將大芯片切割成為小芯片(Chiplet)的方案變成了業(yè)界提升芯片良品率的一種選擇。

與SoC不同,Chiplet可以將一塊原本復(fù)雜的SoC芯片,從設(shè)計(jì)的時(shí)候就按照不同的計(jì)算單元或功能單元進(jìn)行分解,然后每個(gè)單元分別選擇最合適的半導(dǎo)體制程工藝進(jìn)行制造,再通過(guò)先進(jìn)封裝技術(shù)將各自單元彼此互聯(lián)。

一般芯片生產(chǎn)過(guò)程中,一片晶圓會(huì)切割出很多裸片,如果發(fā)現(xiàn)有缺陷的芯片就會(huì)直接剔除。在缺陷分布差不多的情況下,如果晶圓上的裸片越大也就是分割的數(shù)量越少,需要剔除的面積越大。Chiplet方案則是將大芯片分割成一塊塊小芯片,盡量將單一裸片面積做小,從而提高芯片良品率。

英特爾公司高級(jí)副總裁、中國(guó)區(qū)董事長(zhǎng)王銳在2022世界集成電路大會(huì)上表示,Chiplet技術(shù)是產(chǎn)業(yè)鏈生產(chǎn)效率進(jìn)一步優(yōu)化的必然選擇?!安坏岣咝酒圃炝计仿剩米詈线m的工藝滿足數(shù)字、模擬、射頻、I/O等不同技術(shù)需求,而且更將大規(guī)模的SoC按照不同的功能,分解為模塊化的芯粒,減少重復(fù)的設(shè)計(jì)和驗(yàn)證環(huán)節(jié),大幅度降低設(shè)計(jì)復(fù)雜程度,提高產(chǎn)品迭代速度?!?/p>

這便是Chiplet另一個(gè)優(yōu)勢(shì):靈活的設(shè)計(jì)和更高集成度。由于光刻掩膜版的尺寸限定是33mm*26mm,單個(gè)芯片面積一般不會(huì)超過(guò)800mm2,Chiplet通過(guò)多個(gè)芯片的片間集成,可以在封裝層面突破單芯片上限,進(jìn)一步提高集成度。

同時(shí),Chiplet一般會(huì)采用先進(jìn)封裝工藝,對(duì)芯片上的部分單元進(jìn)行選擇性迭代,迭代部分裸芯片后可制作出下一代產(chǎn)品,加速產(chǎn)品上市周期。不僅如此,,Chiplet還可以將已知合格裸片組合有效縮短芯片的研發(fā)周期,節(jié)約研發(fā)投入成本。此外,Chiplet芯片集成應(yīng)用廣泛和成熟的芯片裸片,還能降低芯片研制風(fēng)險(xiǎn),重新流片及封裝的次數(shù),這也解決了不少芯片公司的痛點(diǎn)。

這兩個(gè)優(yōu)勢(shì)匯合在一起,讓Chiplet的成本優(yōu)勢(shì)得以放大。隨著工藝演進(jìn),實(shí)現(xiàn)相同功能的情況下單芯片面積幾乎不會(huì)縮小,Chiplet能合理地將不同功能有效劃分到不同工藝節(jié)點(diǎn)的芯片上,可以有效降低成本。

越是先進(jìn)工藝,Chiplet的成本優(yōu)勢(shì)越是明顯。清華交叉院博士研究生馮寅瀟曾在論文中寫(xiě)道,在800mm2面積的單片系統(tǒng)中,硅片缺陷導(dǎo)致的額外成本占總制造成本的50%以上。對(duì)于成熟工藝(14nm),盡管產(chǎn)量的提高也節(jié)省了高達(dá)35%的成本,但由于D2D接口和封裝開(kāi)銷(MCM:>25%,2.5D:>50%),多芯片的成本優(yōu)勢(shì)減弱。

綜合來(lái)看,先進(jìn)制程逼近物理極限的情況下,Chiplet可能是延續(xù)摩爾定律的重要手段。

一個(gè)全產(chǎn)業(yè)鏈的升級(jí)機(jī)會(huì)

在后摩爾時(shí)代,Chiplet極有可能開(kāi)啟一個(gè)新的芯片生態(tài)。

基于自身諸多優(yōu)勢(shì),Chiplet在設(shè)計(jì)、制造、封裝等多個(gè)環(huán)節(jié)具備成熟的技術(shù)支撐,進(jìn)而推動(dòng)整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈完成升級(jí)。

最近一段時(shí)間,國(guó)內(nèi)外頭部的芯片設(shè)計(jì)公司正在推動(dòng)建立一個(gè)新的高速互聯(lián)協(xié)議標(biāo)準(zhǔn)。2022年3月,Chiplet的高速互聯(lián)標(biāo)準(zhǔn)——UCIe(UniversalChiplet Interconnect Express,通用芯粒互聯(lián)技術(shù))正式推出,旨在芯片封裝層面確立互聯(lián)互通的統(tǒng)一標(biāo)準(zhǔn),打造一個(gè)開(kāi)放性的 Chiplet 生態(tài)系統(tǒng)。在解決Chiplet標(biāo)準(zhǔn)化方面具有劃時(shí)代意義。

UCIe發(fā)起人為 Intel、AMD、ARM、高通、三星、臺(tái) 積電、日月光、Google Cloud、meta 和微軟等十家公司。UCIe聯(lián)盟致力于推行Chiplet互聯(lián)規(guī)范,當(dāng)前聯(lián)盟成員包括Synopsys、Cadence、ADI、博通等國(guó)際龍頭。目前,UCIe聯(lián)盟為Chiplet制定了多種先進(jìn)封裝技術(shù),包括英特爾EMIB、臺(tái)積電CoWoS、日月光FoCoS-B等。

UCIe標(biāo)準(zhǔn)出現(xiàn)的*意義在于,巨頭們合力搭建起了統(tǒng)一的Chiplet互聯(lián)標(biāo)準(zhǔn),這將加速推動(dòng)開(kāi)放的Chiplet平臺(tái)發(fā)展,并橫跨x86、Arm、RISC-V等架構(gòu)和指令集。在UCIe標(biāo)準(zhǔn)下,未來(lái)或許能推出同時(shí)集成x86的Chiplet芯片和RISC-V的Chiplet芯片的處理器,并通過(guò)架構(gòu)的混用同時(shí)滿足PC和移動(dòng)應(yīng)用生態(tài)的需求。

Chiplet的標(biāo)準(zhǔn)化雖然才剛剛起步,卻引來(lái)海內(nèi)外芯片巨頭研發(fā)投入。2019年,華為推出了基于Chiplet技術(shù)的7nm鯤鵬920處理器;AMD今年3月推出基于臺(tái)積電3D Chiplet封裝技術(shù)的服務(wù)器處理芯片;蘋(píng)果則推出了采用臺(tái)積電CoWos-S橋接工藝的M1 Ultra芯片。

同時(shí),Chiplet的影響力也從設(shè)計(jì)端走到芯片制造與封裝環(huán)節(jié)。而且,先進(jìn)封裝是實(shí)現(xiàn)Chiplet的前提,地位十分重要。

在芯片小型化的設(shè)計(jì)過(guò)程中,需要添加更多I/O與其他芯片芯片接口,裸片尺寸必須要保持較大的空白空間。而且,要想保證Chiplet的信號(hào)傳輸質(zhì)量就需要發(fā)展高密度、大寬帶布線的先進(jìn)封裝技術(shù)。

行業(yè),根據(jù)UCIE聯(lián)盟發(fā)布的Chiplet白皮書(shū),UCIe聯(lián)盟支持了市面上主流的四種封裝方式,分別為:

1)標(biāo)準(zhǔn)封裝:將芯片間的金屬連線埋入封裝基板中。

2)利用硅橋連接芯片,并將硅橋嵌入封裝基板中,如:Intel EMIB方案。

3)使用硅中介層(Si Interposer)連接芯片并進(jìn)行重新布線,再將硅中介層封裝到基板上,如:臺(tái)積電CoWoS方案。

4)使用扇出型中介層進(jìn)行重布線,僅在芯片連接處使用硅橋連接,如:日月光FOCoSB方案。

因而,Chiplet帶火了國(guó)內(nèi)外先進(jìn)封裝產(chǎn)業(yè)。日前,英特爾推出的Ponte Vecchio計(jì)算芯片,就采用3D封裝技術(shù),單個(gè)產(chǎn)品整合了47個(gè)小芯片。47個(gè)裸片來(lái)自于不同的代工企業(yè),采用5種以上差異化工藝節(jié)點(diǎn),集成了超過(guò)1000億個(gè)晶體管,將異構(gòu)集成技術(shù)提升至全新水平。

總體來(lái)看,支持 Chiplet 技術(shù)的主流底層封裝技術(shù)還是主要由臺(tái)積電、ASE、英特爾主導(dǎo)。目前三種方案中,Intel 主導(dǎo)的 EMIB 技術(shù)實(shí)現(xiàn)的集成度和制造良率更高,但 EMIB 需要封裝工藝配合橋接芯片,技術(shù)門檻和復(fù)雜度較高。

中航證券表示,Chiplet發(fā)展涉及整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈,將影響到從EDA廠商、晶圓制造和封裝公司、芯粒IP供應(yīng)商、Chiplet產(chǎn)品及系統(tǒng)設(shè)計(jì)公司到Fabless設(shè)計(jì)廠商的產(chǎn)業(yè)鏈各個(gè)環(huán)節(jié)的參與者。總而言之,Chiplet是整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈生產(chǎn)效率進(jìn)一步優(yōu)化的必然選擇。

中國(guó)半導(dǎo)體產(chǎn)業(yè)能否突圍成功?

在回答這個(gè)問(wèn)題之前,我們要搞清楚國(guó)產(chǎn)芯片廠商的機(jī)會(huì)在哪?

就在Chiplet產(chǎn)業(yè)乾坤未定之際,*受到影響的是芯片IP設(shè)計(jì)企業(yè)。Chiplet實(shí)現(xiàn)的是硅片級(jí)別的IP復(fù)用,本質(zhì)就是不同的IP芯片化,然后堆疊。例如,CPU、存儲(chǔ)器、模擬接口等不同功能IP可靈活選擇不同的工藝分別進(jìn)行生產(chǎn),從而可以靈活平衡計(jì)算性能與成本,實(shí)現(xiàn)功能模塊的*配置而不必受限于晶圓廠工藝。

目前,我國(guó)三類本土IP供應(yīng)商都在茁壯成長(zhǎng)。一類是像華為海思這樣有自己的IP甚至指令集開(kāi)發(fā)實(shí)力,但不對(duì)外;二是互聯(lián)網(wǎng)巨頭如阿里,其旗下的平頭哥半導(dǎo)體(T-Head)公司在2019年推出基于RISC-V內(nèi)核的處理器(玄鐵910),加速了中國(guó)RISC-V產(chǎn)業(yè)化及其生態(tài)環(huán)境發(fā)展;第三類是國(guó)內(nèi)獨(dú)立的第三方IP廠商,如芯動(dòng)科技、芯原股份、芯耀輝、銳成芯微、芯來(lái)等眾多IP公司等,立足于各類IP的積累。

在Chiplet技術(shù)將IP價(jià)值擴(kuò)大的時(shí)候,一些缺乏設(shè)計(jì)經(jīng)驗(yàn)和資源的互聯(lián)網(wǎng)廠商可以慢慢發(fā)展自己的芯片產(chǎn)品;而一些設(shè)計(jì)能力較強(qiáng)的IP供應(yīng)商很有可能從半導(dǎo)體IP授權(quán)商升級(jí)為Chiplet供應(yīng)商。

據(jù)了解,IP企業(yè)芯原股份和國(guó)內(nèi)AI芯片獨(dú)角獸寒武紀(jì),以及在細(xì)分領(lǐng)域深耕多年的本土IP廠商,包括本土RISC-V生態(tài)引領(lǐng)者芯來(lái)科技、提供從0.18um到5nm全套高速混合電路IP核的芯動(dòng)科技、擁有完全自主知識(shí)產(chǎn)權(quán)的CPU、DSP、GPU和AI處理器IP的華夏芯,以及提供高速接口IP的華大九天等等,這些IP廠商在各自領(lǐng)域?qū)嵙Σ粩嗉訌?qiáng),有望在Chiplet發(fā)展期迎來(lái)重大進(jìn)步,實(shí)現(xiàn)以Chiplet形式的IP芯片化。

其中,芯原基于Chiplet架構(gòu)所設(shè)計(jì)了高端應(yīng)用處理器平臺(tái);芯動(dòng)科技也發(fā)布了自研的首套跨工藝、跨封裝物理層兼容UCIe國(guó)際標(biāo)準(zhǔn)的Innolink Chiplet解決方案。只不過(guò),上述企業(yè)的技術(shù)還都處于發(fā)展初期,尚未推出了實(shí)質(zhì)性的產(chǎn)品。

與此同時(shí),Chiplet的發(fā)展也給國(guó)內(nèi)EDA企業(yè)發(fā)展帶來(lái)了一個(gè)突破口。除了芯片設(shè)計(jì)外,EDA工具鏈以及生態(tài)是否完善也是Chiplet技術(shù)成功所需要解決的關(guān)鍵問(wèn)題。

Chiplet技術(shù)需要EDA工具從架構(gòu)探索、芯片設(shè)計(jì)、物理及封裝實(shí)現(xiàn)等提供全面支持,以在各個(gè)流程提供智能、優(yōu)化的輔助,避免人為引入問(wèn)題和錯(cuò)誤。尤其在先進(jìn)封裝的背景下,Chiplet理念下不同die的堆疊需要解決可靠性、信號(hào)完整性、電源完整性、熱分析等一系列仿真分析驗(yàn)證問(wèn)題。而這便需要EDA與芯片設(shè)計(jì)廠商一同破解。

作為全球*的EDA解決方案供應(yīng)商,新思科技也在致力于Chiplet解決方案的研發(fā)。新思科技現(xiàn)有的各種單點(diǎn)工具只能解決3D IC設(shè)計(jì)中細(xì)枝末節(jié)的難題,為此新思科技推出了3D IC Compiler,為Chiplet的集成提供了統(tǒng)一的平臺(tái),為3D可視化、路徑、探索、設(shè)計(jì)、實(shí)現(xiàn)、驗(yàn)證及簽核提供了一體化的超高收斂性環(huán)境,能夠?qū)⑾到y(tǒng)級(jí)信號(hào)、功耗和散熱分析集成到同一套緊密結(jié)合的解決方案中。

反觀國(guó)內(nèi),芯和半導(dǎo)體已全球首發(fā)了“3DIC先進(jìn)封裝設(shè)計(jì)分析全流程”EDA平臺(tái),是業(yè)界*用于3DIC多芯片系統(tǒng)設(shè)計(jì)分析的統(tǒng)一平臺(tái),為用戶構(gòu)建了一個(gè)完全集成、性能卓著且易于使用的環(huán)境,提供了從開(kāi)發(fā)、設(shè)計(jì)、驗(yàn)證、信號(hào)完整性仿真、電源完整性仿真到最終簽核的3DIC全流程解決方案,全面支持2.5D Interposer、3DIC和Chiplet設(shè)計(jì)。

在日前舉辦的CCF Chip 2022大會(huì)上,公司創(chuàng)始人傅勇在國(guó)產(chǎn)數(shù)字EDA工具鏈技術(shù)論壇上,分析了Chiplet設(shè)計(jì)方法學(xué)對(duì)數(shù)字驗(yàn)證的新挑戰(zhàn),并介紹了瞬曜為解決系統(tǒng)級(jí)高速驗(yàn)證和仿真方面的需求所做的努力。

當(dāng)前,Chiplet對(duì)制程沒(méi)有太多要求、全球標(biāo)準(zhǔn)也還未確認(rèn),國(guó)內(nèi)外EDA軟件差距較小。因此,國(guó)內(nèi)EDA企業(yè)提升基礎(chǔ)研發(fā)能力,努力攻克堆疊設(shè)計(jì)帶來(lái)的諸多調(diào)整,如布線、散熱、電池干擾等,或許能夠快速打開(kāi)一片新市場(chǎng)。

在角逐激烈的芯片設(shè)計(jì)、制造環(huán)節(jié),國(guó)產(chǎn)企業(yè)趁著技術(shù)升級(jí)不斷完成國(guó)產(chǎn)化替代。在相對(duì)薄弱的先進(jìn)封裝階段,國(guó)產(chǎn)企業(yè)也絕不敢錯(cuò)失良機(jī)。

實(shí)現(xiàn) Chiplet 所依靠的先進(jìn)封裝技術(shù)在產(chǎn)業(yè)鏈內(nèi)仍然未實(shí)現(xiàn)統(tǒng)一,主要分為晶圓廠陣營(yíng)和封裝廠陣營(yíng):晶圓廠陣營(yíng)以硅片加工實(shí)現(xiàn)互聯(lián)為主,可提供更高速的連接和更好的拓展性;封裝廠陣營(yíng)則努力減少硅片加工需求,提出更有廉價(jià)、更有性價(jià)比的方案。

從當(dāng)前的現(xiàn)狀來(lái)看,國(guó)產(chǎn)晶圓廠可能無(wú)法在提前發(fā)展先進(jìn)封裝,國(guó)內(nèi)先進(jìn)封裝業(yè)務(wù)可能由尚未被制裁的封測(cè)服務(wù)商承接。

2022 年 7 月,長(zhǎng)電科技公告稱,在封測(cè)技術(shù)領(lǐng)域取得新的突破,實(shí)現(xiàn) 4nm 工藝制程手機(jī)芯片的封裝,以及 CPU、GPU 和射頻芯片的集成封裝。4nm 芯片作為先進(jìn)硅節(jié)點(diǎn)技術(shù),也是導(dǎo)入 Chiplet 封裝的一部分,作為集成電路領(lǐng)域的*科技產(chǎn)品之一,可被應(yīng)用于智能手機(jī)、5G 通信、人工智能、自動(dòng)駕駛,以及包括 GPU、CPU、FPGA、ASIC 等產(chǎn)品在內(nèi)的高性能計(jì)算領(lǐng)域。

通富微電成立于 1997 年,主要從事集成電路封裝測(cè)試一體化業(yè)務(wù)。2021 年全球 OSAT 中通富微電位列第五,先進(jìn)封裝方面位列第七。目前,公司技術(shù)布局進(jìn)展順利,已開(kāi)始大規(guī)模生產(chǎn) Chiplet 產(chǎn)品,工藝節(jié)點(diǎn)方面 7nm 產(chǎn)品實(shí)現(xiàn)量產(chǎn),5nm 產(chǎn)品完成研發(fā)。針對(duì) Chiplet,通富微電提供晶圓級(jí)及基板級(jí)封裝兩種解決方案,其中晶圓級(jí) TSV 技術(shù)是 Chiplet 技術(shù)路徑的一個(gè)重要部分。

坦白講,Chiplet給中國(guó)集成電路產(chǎn)業(yè)帶來(lái)了巨大發(fā)展機(jī)遇,讓國(guó)內(nèi)具備先發(fā)優(yōu)勢(shì)的廠商有了技術(shù)追趕的機(jī)會(huì)。不過(guò),我們切不可將Chiplet當(dāng)作彎道超車的救命稻草。業(yè)內(nèi)人士指出,以Chiplet為首的封裝技術(shù),是如今中國(guó)半導(dǎo)體產(chǎn)業(yè)實(shí)現(xiàn)質(zhì)的發(fā)展的關(guān)鍵。僅僅通過(guò)先進(jìn)封裝技術(shù),來(lái)彌補(bǔ)前道工序的不足,是遠(yuǎn)遠(yuǎn)不夠的,因此,中國(guó)半導(dǎo)體在大力拓展先進(jìn)封裝技術(shù)的同時(shí),也需要在先進(jìn)制造方面努力發(fā)展,從而才能真正實(shí)現(xiàn)大的跨越。

結(jié)語(yǔ)

Chiplet,一個(gè)被眾人寄予厚望的新產(chǎn)業(yè)。

根據(jù)新思界產(chǎn)業(yè)研究中心發(fā)布的《2022-2027年芯粒(Chiplet)行業(yè)風(fēng)險(xiǎn)投資態(tài)勢(shì)及投融資策略指引報(bào)告》顯示,目前來(lái)看,Chiplet技術(shù)主要應(yīng)用在自動(dòng)駕駛、數(shù)據(jù)中心、消費(fèi)電子、高性能計(jì)算、高端智能芯片等領(lǐng)域。隨著下游產(chǎn)業(yè)發(fā)展,Chiplet市場(chǎng)前景廣闊。預(yù)計(jì)2025-2035年,全球Chiplet市場(chǎng)規(guī)模將從65億美元增長(zhǎng)至600億美元,行業(yè)發(fā)展進(jìn)入高速增長(zhǎng)階段。

但Chiplet本質(zhì)上還是一個(gè)集成的技術(shù),還存在互聯(lián),散熱等一系列集成相關(guān)的技術(shù)難點(diǎn)。同時(shí),Chiplet所涉及的幾項(xiàng)核心技術(shù),如芯片設(shè)計(jì)、EDA/IP、封裝技術(shù)或者缺失或者處于技術(shù)發(fā)展初期,在國(guó)內(nèi)的生態(tài)還沒(méi)建立。而這一系列的工作都十分具有挑戰(zhàn)性。

好在中國(guó)也在為打造更全面、更開(kāi)放的Chiplet生態(tài)系統(tǒng)而努力。2022年12月,在第二屆中國(guó)互連技術(shù)與產(chǎn)業(yè)大會(huì)上,*由中國(guó)集成電路領(lǐng)域相關(guān)企業(yè)和專家共同主導(dǎo)制定的《小芯片接口總線技術(shù)要求》團(tuán)體標(biāo)準(zhǔn)正式通過(guò)工信部中國(guó)電子工業(yè)標(biāo)準(zhǔn)化技術(shù)協(xié)會(huì)的審定并發(fā)布。《小芯片接口總線技術(shù)要求》 這項(xiàng)標(biāo)準(zhǔn)描述了CPU、GPU、人工智能芯片、網(wǎng)絡(luò)處理器和網(wǎng)絡(luò)交換芯片等應(yīng)用場(chǎng)景的小芯片接口總線(Chiplet)技術(shù)要求。在形成圍繞Chiplet設(shè)計(jì)的廣泛設(shè)計(jì)分工基礎(chǔ)之上,這一標(biāo)準(zhǔn)也利于形成Chiplet標(biāo)準(zhǔn)。

總而言之,面對(duì)著新技術(shù)帶來(lái)的光明前景,我們更要看到未來(lái)道路的重重荊棘。在發(fā)展先進(jìn)工藝過(guò)程中,我們可以歡呼、可以激動(dòng),但絕不可有任何投機(jī)取巧心理。眼下,國(guó)產(chǎn)廠商唯有腳踏實(shí)地,正面迎擊困難,方得始終。

免責(zé)聲明:本網(wǎng)轉(zhuǎn)載合作媒體、機(jī)構(gòu)或其他網(wǎng)站的公開(kāi)信息,并不意味著贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,信息僅供參考,不作為交易和服務(wù)的根據(jù)。轉(zhuǎn)載文章版權(quán)歸原作者所有,如有侵權(quán)或其它問(wèn)題請(qǐng)及時(shí)告之,本網(wǎng)將及時(shí)修改或刪除。凡以任何方式登錄本網(wǎng)站或直接、間接使用本網(wǎng)站資料者,視為自愿接受本網(wǎng)站聲明的約束。聯(lián)系電話 010-57193596,謝謝。

財(cái)中網(wǎng)合作